잘하고 싶은데;;;;;;;;;;;;;C만큼 정보는 없고;;;;;;;;;어찌해야할까요?
Web 을 통해 단편적인 Technique 위주로 기술 습득 하는 것을 자제하시고 Verilog Spec. 문서를 탐독하시기 바랍니다.
그리고 Verilog 는 HDL 이지 Programming Language가 아닙니다. "Verilog 를 잘한다" 가 Verilog 의 문법을 잘 쓸줄 안다는 말이라면 Verilog Spec. 을 잘 탐독하여 응용력을 기르는 것.. 한 1-2일 정도면 충분하겠죠
그러나 Description 뿐아니라 Design을 잘하고자 한다면 전자공학의 기초부터 차근차근 다시 공부하시길 바랍니다.
텍스트 포맷에 대한 자세한 정보
<code>
<blockcode>
<apache>
<applescript>
<autoconf>
<awk>
<bash>
<c>
<cpp>
<css>
<diff>
<drupal5>
<drupal6>
<gdb>
<html>
<html5>
<java>
<javascript>
<ldif>
<lua>
<make>
<mysql>
<perl>
<perl6>
<php>
<pgsql>
<proftpd>
<python>
<reg>
<spec>
<ruby>
<foo>
[foo]
Web 을 통해 단편적인 Technique 위주로
Web 을 통해 단편적인 Technique 위주로 기술 습득 하는 것을 자제하시고
Verilog Spec. 문서를 탐독하시기 바랍니다.
그리고 Verilog 는 HDL 이지 Programming Language가 아닙니다.
"Verilog 를 잘한다" 가 Verilog 의 문법을 잘 쓸줄 안다는 말이라면
Verilog Spec. 을 잘 탐독하여 응용력을 기르는 것..
한 1-2일 정도면 충분하겠죠
그러나 Description 뿐아니라 Design을 잘하고자 한다면
전자공학의 기초부터 차근차근 다시 공부하시길 바랍니다.
댓글 달기